Recrutement DataCorp

Ingénieur Développement IP Radio - Phy - Modem H/F - DataCorp

  • Biot - 06
  • CDI
  • DataCorp
Publié le 25 novembre 2025
Postuler sur le site du recruteur

Les missions du poste

Datacorp est une société de conseil en ingénierie spécialisée dans le consulting stratégique et opérationnel digital. Nous accompagnons nos clients dans leurs projets de transformation, en mettant l'accent sur la qualité et l'innovation.

Pourquoi nous rejoindre ?

- Rejoindre une équipe collaborative où l'innovation et la créativité sont valorisées.
- Travailler sur des projets variés et stimulants qui contribuent à votre développement professionnel.
- Opportunités de formation continue et d'évolution de carrière.
- Un environnement de travail agréable, avec un bon équilibre entre vie professionnelle et personnelle.Développer, optimiser et industrialiser une IP radio haut débit (type BLE haute performance), incluant le PHY/Modem, le protocole, ainsi que l'intégration système, depuis la phase de preuve de concept jusqu'à la version optimisée pour la production (tape-out).

Contexte & Environnement

- Développement d'IP radio sur FPGA/ASIC
- Simulation RTL complète (modem-to-modem)
- Prototypage FPGA et simulation système
- Intégration RF et interface radio
- Validation de performance (débit, consommation, puissance)

Le profil recherché

Responsabilités principales

- Définir l'architecture PHY/Modem haut débit
- Développer le RTL (Verilog/SystemVerilog) et le logiciel associé
- Mettre en place une simulation complète modem-to-modem pour le Proof-of-Concept
- Réaliser le prototypage FPGA
- Développer un protocole radio personnalisé (Link Layer haute vitesse)
- Optimiser consommation, surface silicium et performance
- Préparer la version tape-out (production)
- Rédiger la documentation d'architecture, d'intégration RF et d'interfaces radio
- Assurer le support validation (FPGA & silicium)

Livrables attendus

Phase 1 - Proof-of-Concept

- Simulation complète modem-to-modem 20 Mbps
- RTL initial du modem & du protocole

Phase 2 - Version fonctionnelle

- Version consolidée de l'IP (fonctionnelle sur FPGA)
- Documentation d'architecture et interfaces RF

Phase 3 - Version optimisée (Production)

- Version RTL optimisée power/area
- Préparation au tape-out (vérification, packaging RTL, scripts)
- Documentation finale (architecture, intégration, outils de validation 3VT)

Compétences techniques indispensables

- Conception RTL (Verilog / SystemVerilog)
- Développement PHY / Modem radio
- Implémentation de protocole Link Layer
- Simulation RTL complète (modem-to-modem)

FPGA prototyping

- Optimisation puissance / surface / timing
- Analyse performance radio (débit, consommation)
- Interface RF & intégration physique de blocs radio

Compétences appréciées

- Connaissance BLE ou protocoles radio basse consommation
- Architectures haut débit >10 Mbps
- Méthodes d'optimisation pré-tape-out
- Expérience SoC ou intégration d'IP radio

Soft Skills recherchés

- Rigueur documentaire et traçabilité
- Travail structuré par phases livrables
- Forte capacité d'analyse et de résolution de problèmes complexes
- Collaboration étroite avec équipes multidisciplinaires : RF, digital, FPGA, software

Postuler sur le site du recruteur

Ces offres pourraient aussi vous correspondre.

Parcourir plus d'offres d'emploi