Recrutement Service Public

Apprenti en Conception Microélectronique H/F - Service Public

  • Toulouse - 31
  • CDD
  • Service Public
Publié le 9 avril 2026
Postuler sur le site du recruteur

Les missions du poste


Le DEOS compte 25 Enseignant-chercheur et Chercheurs répartis sur 5 groupes de Recherche et un Groupe Technique comprenant 14 agents (Ingénieurs et techniciens supérieurs et assistants). Il accueille plus d'une quarantaine de jeunes chercheurs (Doctorants et Post-doctorant). Le DEOS dispose d'un laboratoire comportant des moyens expérimentaux et équipements dans le domaine de l'électronique, de l'électronique haute fréquence(hyperfréquence), de l'optique, de l'optoélectronique et de la photonique dédiés à la recherche et à l'enseignement. Il comporte notamment une chambre anéchoïque, un banc de test plasma, des salles propres ISO 8 pour la caractérisation électro-optique,photonique microonde et l'intégration de nanosatellites.

Activités sous la responsabilité du maître d'apprentissage

Dans lecadre de ses activités de recherche, le groupe capteurs d'image intégrés (CIMI) de l'ISAE-SUPAERO de Toulouse, développe des circuits intégrés d'exploration permettant de répondre aux problématiques relatives aux capteurs d'image qu'ils soient ou non opérés en environnements sévères(radiatif et/ou cryogénique). Afin d'opérer ces imageurs dans les meilleurs conditions, la mise au point de routines de pilotage associées à des circuits de lecture performants est nécessaire. Ces circuits intégrés réalisant ces fonctions analogiques et/ou numériques utilisent la technologie CMOS.

Mission

Intégré(e) dans un environnement stimulant au sein de l'équipe de recherche CIMI de l'ISAE-SUPAERO, vous aurez pour principales missions :

- La définition d'architecture de circuits de lecture faible bruit et les séquences de lecture associées ainsi que des blocs périphériques spécifiques (bandgap, buffers de sorties rapides, etc...) si ces architectures le nécessitent

- La conception de ces architectures en technologie microélectronique CMOS sous CADENCE

- La définition d'architecture «matériel» et la réalisation de routines de pilotage et de lecture de circuits imageurs complexes en s'appuyant sur des langages de description de haut niveau (VHDL)

- La vérification des routines développées en ciblant celles-ci sur FPGA (Xilinx, Vivado)

- La conception d'ASIC en suivant le flot de conception de circuits numériques (synthèse, placement et routage, vérification rétro-annotées) et en tenant compte des contraintes induites par l'adjonction d'un circuit imageur

- Assurer l'envoi en fonderie, le suivi de fabrication et la rédaction de documents liés aux circuits numériques envoyés en fabrication

Le profil recherché


De formation Bac +2 ou Bac +3, le (la) candidat(e) devra être intéressé(e) par la conception et la réalisation de circuits microélectroniques analogiques /numériques complexes pour des applications pouvant être utilisées dans des environnements sévères (radiatif et/ou cryogénique).

L'autonomie, la capacité à travailler en équipe, le goût de l'organisation et de la communication sont indispensables.

Postuler sur le site du recruteur

Ces offres pourraient aussi vous correspondre.

Parcourir plus d'offres d'emploi